[실험] 연산증폭기 전원 및 접지

 1  [실험] 연산증폭기 전원 및 접지-1
 2  [실험] 연산증폭기 전원 및 접지-2
 3  [실험] 연산증폭기 전원 및 접지-3
※ 미리보기 이미지는 최대 20페이지까지만 지원합니다.
  • 분야
  • 등록일
  • 페이지/형식
  • 구매가격
  • 적립금
다운로드  네이버 로그인
소개글
[실험] 연산증폭기 전원 및 접지에 대한 자료입니다.
목차
1. 실험개요
2. 실험목적
3. 실험원리
⑴ 반전증폭기
⑵ 비반전 증폭기
⑶ 가산기
4. 장치 및 방법
5. 실험결과
6. 고찰
본문내용
1. 실험개요
연산 증폭기의 특성과 연산증폭기의 응용으로 반전증폭, 비반전증폭, 가산회로를 구성하고 실험한다.

2. 실험목적
연산증폭기의 특성 및 사용법을 이해하고 연산증폭기를 이용한 응용으로 반전, 비반전, 가산회로의 구성 및 실험을 통해 아날로그 신호의 증폭방법을 숙지한다.

3. 실험원리
⑴ 반전증폭기
반전증폭기의 가장 기본적인 회로는 아래 그림과 같다. 입력전압을 Vi,출력전압을 Vo, 입력단자의 전압을 Va로 두면 입력단자로 유입하는 전류와 전압은 0(ia=0, Va=0)이므로
i1=(Vi-Va)/R1
i2=(Vo-Va)/R2
로 되며 이상적인 연산증폭기에서 ia=0이고 Va=0이므로 i1=-i2 이다. 따라서 Vo=-(R2/R1)Vi
의 관계가 구해져 출력전압은 입력전압에 대해 위상이 반전된 증폭전압으로 나타난다.


⑵ 비반전 증폭기
아래 그림과 같이 입력전압을 Vi, 출력전압을 Vo로 두면 i1=i2 Vx/R1=Vo/(R1+R2)이 된다. 이상적인 연산증폭기에서 입력단자의 전압 Vx는 Vx=Vi이므로 Vo=(1+R2/R1)Vi의 관계가 구해져 출력전압은 입력전압의 증폭된 전압으로 나타난다.
하고 싶은 말
연산증폭기 전원 및 접지