[정보통신학과] 회로망해석 프로젝트00

 1  [정보통신학과] 회로망해석 프로젝트00-1
 2  [정보통신학과] 회로망해석 프로젝트00-2
 3  [정보통신학과] 회로망해석 프로젝트00-3
 4  [정보통신학과] 회로망해석 프로젝트00-4
 5  [정보통신학과] 회로망해석 프로젝트00-5
 6  [정보통신학과] 회로망해석 프로젝트00-6
 7  [정보통신학과] 회로망해석 프로젝트00-7
 8  [정보통신학과] 회로망해석 프로젝트00-8
 9  [정보통신학과] 회로망해석 프로젝트00-9
 10  [정보통신학과] 회로망해석 프로젝트00-10
 11  [정보통신학과] 회로망해석 프로젝트00-11
 12  [정보통신학과] 회로망해석 프로젝트00-12
 13  [정보통신학과] 회로망해석 프로젝트00-13
 14  [정보통신학과] 회로망해석 프로젝트00-14
 15  [정보통신학과] 회로망해석 프로젝트00-15
 16  [정보통신학과] 회로망해석 프로젝트00-16
 17  [정보통신학과] 회로망해석 프로젝트00-17
 18  [정보통신학과] 회로망해석 프로젝트00-18
※ 미리보기 이미지는 최대 20페이지까지만 지원합니다.
  • 분야
  • 등록일
  • 페이지/형식
  • 구매가격
  • 적립금
다운로드  네이버 로그인
소개글
[정보통신학과] 회로망해석 프로젝트00에 대한 자료입니다.
목차
1. 프로젝트 1
1) 페 이 저 회 로
○ 설계 목표
○ 회로분석 및 페이저회로
2) 부하가 흡수하는 실평균전력 최대값 측정
3) 자체평가
◦ 업무 분담
4) 분석 및 토의 결과
ο 회로 분석
ο 실평균전력 최대값 측정

2. Project2
1) 회 로 설 계
(1) 설계 목표
(2) RC직렬회로(고역통과필터)
◦ 이론
◦ 차단주파수
○ RC회로도

◦ 파형이 1kHz 일때
- 1kHz 파형도
◦ 파형이 10kHz 일때
◦ 파형이 20kHz 일 때
2) LC직렬회로(저역통과필터)
3) RL회로도
◦ 파형이 1kHz 일 때
◦ 파형이 10kHz 일 때
◦ 파형이 20kHz 일 때
◦ 파형이 100kHz 일 때
4) 신호 분리 필터
파형(10k)
파형(20k)
파형(0.1k)
파형(200k)
5) 자체평가
6) 분석 및 토의 결과
ο 각 필터의 실사용 예



본문내용
3) 자체평가
◦ 업무 분담
- 김제훈 : Pspice 시뮬레이션 --- 40%
- 신인식 : 보고서 작성 및 발표 자료 작성 --- 30%
- 이종석 : 발표 준비 및 기본 지식공부 --- 30%

4) 분석 및 토의 결과
ο 회로 분석
- 전류 iR은 전류분배 법칙에 의해 0.55∠-164.1°임을 간단히 구할 수 있음
- 회로는 병렬이므로 R에 걸리는 전압이 회로 전체에 걸리는 전압 됨
- 전압 v는 0.27∠-164.1°
※ 이러한 병렬회로의 경우 R에 걸리는 전류의 위상이 회로전체에 걸리는 전압의 위상이 된다는 것을 확인함

ο 실평균전력 최대값 측정
- 을 이용
- 전류와 전압이 같을 때 실평균 전력의 값은 최대값을 가리킴
※ Pspice의 파형도를 이용하여 실평균 전력의 최대값을 확인 할 수 있었다.





하고 싶은 말
회로망해석 프로젝트00

위 자료 요약정리 잘되어 있으니
잘 참고하시어 학업에 나날이
발전이 있기를 기원합니다 ^^