증폭기(Amplifier) 실험

 1  증폭기(Amplifier) 실험-1
 2  증폭기(Amplifier) 실험-2
 3  증폭기(Amplifier) 실험-3
 4  증폭기(Amplifier) 실험-4
 5  증폭기(Amplifier) 실험-5
 6  증폭기(Amplifier) 실험-6
 7  증폭기(Amplifier) 실험-7
 8  증폭기(Amplifier) 실험-8
 9  증폭기(Amplifier) 실험-9
 10  증폭기(Amplifier) 실험-10
 11  증폭기(Amplifier) 실험-11
※ 미리보기 이미지는 최대 20페이지까지만 지원합니다.
  • 분야
  • 등록일
  • 페이지/형식
  • 구매가격
  • 적립금
다운로드  네이버 로그인
소개글
증폭기(Amplifier) 실험에 대한 자료입니다.
목차
1. 목적
2. 이론
3. 실험장치
4. 실험방법
5. 결과
6. 고찰
7. 결론
8. 부록
본문내용
1. 목적
증폭기에 대하여 이해하고 증폭기의 종류에 따른 출력 전압을 알아본다.


2. 이론
* 증폭기
보통 앰프라고 하는 것이 바로 이 증폭기인데 마이크로폰에서 얻어져서 입력측에 들어가는 적은 신호를 스피커와 같이 출력측에 큰 신호로 변환시키는 장치를 말한다. 즉 입력측에 가해진 신호의 전압, 또는 전력 등을 확대하여 출력측에 큰 에너지의 변화로 출력하는 장치이다.

*연산 증폭기
일반적으로 연산증폭기는 두 개의 입력단자와 하나의 출력 단자를 가지며 그 이득은 상당히 커서 적어도 105 이상이 된다. 연산증폭기는 기본적으로는 (+)와 (-) 입력단자에 가해지는 전압의 차이를 입력으로 하여 이에 상응하는 출력을 나타내는 일종의 차동증폭기(differential amplifier)이다. 이상적인 연산증폭기는 다음과 같은 특성을 가진다.
전압이득 A = ∞
υn = υp 일 때 υo = 0
동작 주파수대역폭  BW = ∞
입력 임피던스 Zi = ∞
출력 임피던스 Zo = 0

*반전 증폭기와 비반전 증폭기
연산 증폭기의 기본회로는 반전 등폭기와 비반전 증폭기이다. 비반전 증폭기에서는 입력전압과 출력전압의 위상차이가 영이고, 반전증폭기에서는 입력전압과 출력 전압의 위상 차이는 역상인 180°가 된다.