[연산증폭기]연산 증폭기

 1  [연산증폭기]연산 증폭기-1
 2  [연산증폭기]연산 증폭기-2
 3  [연산증폭기]연산 증폭기-3
 4  [연산증폭기]연산 증폭기-4
※ 미리보기 이미지는 최대 20페이지까지만 지원합니다.
  • 분야
  • 등록일
  • 페이지/형식
  • 구매가격
  • 적립금
  • 레포트 > 기타
  • 2004.12.15
  • 4페이지 / hwp
  • 500원
  • 15원 (구매자료 3% 적립)
다운로드  네이버 로그인
소개글
[연산증폭기]연산 증폭기에 대한 자료입니다.
목차

op amp(연산 증폭기)란?
이상적인 op amp의 특징
일반적인 op amp의 특징
op amp의 외형 및 기호
op amp의 전기적 특성 개요
op amp의 회로의 응용


본문내용
연산 증폭기(operational amplifier)란, 바이폴러 트렌지스터나 FET를 사용하여 이상적 증폭기를 실현시킬 목적으로 만든 아날로그 IC(Integrated Circuit)로서 원래 아날로그 컴퓨터에서 덧셈, 뺄셈, 곱셈, 나눗셈 등을 수행하는 기본 소자로 높은 이득을 가지는 증폭기를 말한다. 이것은 (+) 및 (-) 2개의 입력 단자를 가지며, 외부 되먹임 회로를 첨가하여 사용한다.
연산증폭기는 증폭율이 매우 크게 트랜지스터 등을 미리 연결하여 놓은 직결식 차동증폭기로서 거꾸로되먹임(negative feedback)을 하므로서 증폭율을 조정할 수 있고 또, 증폭율의 안정도를 높일 수 있는 이점이 있다. 전압 또는 전류신호의 더하기, 빼기, 곱하기, 나누기 및 미분, 적분 등의 연산작업에 쓰이기 때문에 연산증폭기라는 이름이 붙었다.