[디지털 회로설계] 1-Bit Full Adder를 통한 4-Bit Full Adder 설계

 1  [디지털 회로설계] 1-Bit Full Adder를 통한 4-Bit Full Adder 설계-1
 2  [디지털 회로설계] 1-Bit Full Adder를 통한 4-Bit Full Adder 설계-2
 3  [디지털 회로설계] 1-Bit Full Adder를 통한 4-Bit Full Adder 설계-3
 4  [디지털 회로설계] 1-Bit Full Adder를 통한 4-Bit Full Adder 설계-4
 5  [디지털 회로설계] 1-Bit Full Adder를 통한 4-Bit Full Adder 설계-5
 6  [디지털 회로설계] 1-Bit Full Adder를 통한 4-Bit Full Adder 설계-6
 7  [디지털 회로설계] 1-Bit Full Adder를 통한 4-Bit Full Adder 설계-7
 8  [디지털 회로설계] 1-Bit Full Adder를 통한 4-Bit Full Adder 설계-8
 9  [디지털 회로설계] 1-Bit Full Adder를 통한 4-Bit Full Adder 설계-9
※ 미리보기 이미지는 최대 20페이지까지만 지원합니다.
  • 분야
  • 등록일
  • 페이지/형식
  • 구매가격
  • 적립금
다운로드  네이버 로그인
소개글
[디지털 회로설계] 1-Bit Full Adder를 통한 4-Bit Full Adder 설계에 대한 자료입니다.
본문내용
1. 제목 : 1-Bit Full Adder를 통한 4-Bit Full Adder 설계


2. 개요 :

1) 목적 : 1-bit full adder를 통한 4-bit full adder를 설계하여 adder에 대한 이해도를 높인다. N-bit adder로 확장하는 방식을 익혀 계층구조를 이해하고 VHDL의 PORT MAP 사용법을 익힌다.

2) 방법 :

(1) 1 bit adder의 truth table을 구하고 카르노맵을 이용하여 minimization한다.
(2) 최소화한 식으로 1-bit adder을 VHDL 언어로 설계한다. 이때 입력은 x와 y이며 출력은 s와 반올림 되는 수 c(캐리어)이다.
(3) 1-bit adder의 waveform을 출력한다.

(4) 1bit adder를 package에 위치시키도록 VHDL언어로 로 설계한다.

(5) 4 bit의 벡터 x, y와 carry in을 입력으로 갖고 4 bit의 벡터 s와 carry out을 출력으로하는 4 bit adder을 1bit adder 4개를 통해 설계한다.
(6) 설계한 4-bit full adder를 임의의 x, y 값을 입력하여 waveform을 출력한다.

참고문헌
8.참고문헌

(1) Fundamentals of Digital Logic with VHDL Design second edition, Stephen Brown, 2005
(2) http://cafe.naver.com/carroty.cafe
(3) http://blog.naver.com/nowcafe?Redirect=Log&logNo=20016488913


하고 싶은 말